Дело в том, что в различных ЗУ нумерация ячеек (их адреса... PDF Print E-mail
Written by Administrator   
Wednesday, 14 August 2013 21:42

Дело в том, что в различных ЗУ нумерация ячеек (их адреса...

Иначе говоря, в приведенном примере разряды адреса А0, А3 служат для адресации ячеек памяти внутри выбранных ЗУ, а разряды А< и А$ определяют вы-бор конкретного ЗУ.

Как уже отмечалось, шина адреса микропроцессора КР580ИК80А шестнадцатиразрядная. Обычно младшие разряды адреса А0 А7 называют адресом слова, а старшие А8, А5 — адресом страницы. Тогда можно определить, что указанный микропроцессор может адресовать 256 страниц памяти по 256 байтов (слов) в каждой.

Таким образом, функциональное расширение памяти микропроцессорной системы — задача относительно простая, решаемая стандартным способом. Однако переход к практической схеме этой системы требует учета конкретных свойств применяемых микросхем. Реальные связи микропроцессора н ЗУ могут отличаться уровнями передаваемых сигналов, использованием информационных шин (одно- или двунаправленных), применением микросхем с трех стабильным выходом или с открытым коллектором, а также схем увеличения нагрузочной способности шин.

Управление различными функциональными узлами микропроцессорной системы, в тог.1 числе и памятью, делается подачей соответствующих с 1Гналов на двух уровнях. Для управления памятью используются управляющие сигналы, подаваемые от микропроцессора (ЧТ — «Чтение, ЗП — «Запись), а также состояния, формирующиеся в его слове (MEMR—из памяти, WO — «Запись в память).

Сигнал подается с одноименного выхода микропроцессора и означает, что микропроцессор принимает информацию с шины данных Этот же сигнал используется для передачи